فیلترها/جستجو در نتایج    

فیلترها

سال

بانک‌ها




گروه تخصصی






متن کامل


همکاران: 

وحید-قدس

کارفرما: 

جهاد دانشگاهی

اطلاعات : 
  • تاریخ پایان: 

    آذر 1385
تعامل: 
  • بازدید: 

    452
کلیدواژه: 
چکیده: 

بی تردید آشنایی دانشجویان و صنعتگران با فناوری روز نقش به سزایی در جهت ارتقای صنعت کشورمان دارد. مشابه این برد آموزشی را شرکت های معتبر سازنده FPGA مانند ALTERA و Xilinx ساخته اند. بی شک این طرح، باعث قطع وابستگی فنی به کشورهای دیگر و جلوگیری از خروج ارز به منظور خرید این تجهیزات می گردد. همچنین این طرح باعث می شود که علاقه مندان به این شاخه دیجیتال بتوانند شروع موفقی در این زمینه داشته باشند و به طراحی های نوین در شاخه پرکاربرد FPGA بپردازند. از این برد به منظور انجام آزمایش های مختلف می توان با استفاده از سخت افزار کم هزینه نسبت به بردهای قدیمی، آشنایی با فناوری روز، شبیه سازی نرم افزاری طرح و ارزیابی آن قبل از پیاده سازی (که رفع ایراد از مدار را آسان تر می سازد) و انجام طرح های بزرگ و کاربردی استفاده نمود. در این پروژه هدف دست یابی به فناوری ساخت و پیاده سازی بردهای آموزشی دیجیتال با FPGA، با امکانات آزمایشی و آموزشی مطلوب است. در این طرح یک برد آموزشی در دو قسمت که یکی شامل CPLD و مدارات متعلق به آن است (برد A) و قسمت دیگر مربوط به عناصر مورد نیاز برای آزمایش ها (شامل انواع ورودی و خروجی ها و مدارات متعلق به آن ها) است (برد B) طراحی و ساخته شده است.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 452

اطلاعات دوره: 
  • سال: 

    1386
  • دوره: 

    13
تعامل: 
  • بازدید: 

    671
  • دانلود: 

    309
چکیده: 

می توان نشان داد که اگر الگوریتم های کوانتومی بر روی کامپیوترهای کوانتومی اجرا شوند، سرعت انجام محاسبات در آنها نسبت به کامپیوترهای کلاسیک مرسوم به صورت نمایی افزایش می یابد. اما به دلیل در دسترس نبودن کامپیوترهای کوانتومی، در حال حاضر از شبیه سازی مدل مداری الگوریتم های کوانتومی بر روی کامپیوترهای کلاسیک به منظور ارزیابی عملکرد آنها استفاده می شود. این در حالی است که شبیه ساز نرم افزاری قادر نیست به صور ت کارآمد از قابلیت موازی سازی موجود در الگوریتم های کوانتومی برای شبیه سازی استفاده نماید. بر همین اساس و به منظور شبیه سازی الگوریتم های کوانتومی بر روی،FPGA این مقاله به ارائه یک نمایش جدید برای بیت های کوانتومی می پردازد که ضمن استفاده از آن، سرعت شبیه سازی مدارهای کوانتومی به صورت قابل ملاحظه ای بهبود می یابد. این نمایش جدید در هر دو حالت بیت های کوانتومی مجزا و درهم تنیده شده کاربرد دارد.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 671

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 309
نویسندگان: 

KHALID A.U. | ZILIC Z. | RADECKA K.

اطلاعات دوره: 
  • سال: 

    2004
  • دوره: 

    -
  • شماره: 

    -
  • صفحات: 

    310-315
تعامل: 
  • استنادات: 

    1
  • بازدید: 

    157
  • دانلود: 

    0
کلیدواژه: 
چکیده: 

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 157

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 1 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources
نویسندگان: 

NAJAR BASHI M. | FAKHRAEI S.M. | KAVIANI A.

نشریه: 

Scientia Iranica

اطلاعات دوره: 
  • سال: 

    2004
  • دوره: 

    11
  • شماره: 

    3
  • صفحات: 

    159-164
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    366
  • دانلود: 

    0
کلیدواژه: 
چکیده: 

In this paper, the routing architecture for an FPGA with hybrid clusters built from a mixture of LUT-based and PLA-like blocks is investigated. The implemented CAD flow that is used to place and route a number of MCNC benchmark circuits in a comparative fashion is discussed. The experimental results demonstrate that cluster sizes of two (2 LUT blocks and 2 PAL blocks) to four (4 LUT blocks and 4 PAL blocks) are appropriate in terms of area and speed. A comparison between hybrid and LUT-based FPGA architectures is also presented, showing that hybrid FPGA has some considerable advantages over a uniform LUT-based architecture.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 366

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
نویسندگان: 

WONG W.K. | CHOO C.W. | LOO C.K.

اطلاعات دوره: 
  • سال: 

    2008
  • دوره: 

    4
  • شماره: 

    -
  • صفحات: 

    45-50
تعامل: 
  • استنادات: 

    1
  • بازدید: 

    120
  • دانلود: 

    0
کلیدواژه: 
چکیده: 

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 120

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 1 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
نویسندگان: 

اطلاعات دوره: 
  • سال: 

    2020
  • دوره: 

    28
  • شماره: 

    -
  • صفحات: 

    1378-1391
تعامل: 
  • استنادات: 

    1
  • بازدید: 

    80
  • دانلود: 

    0
کلیدواژه: 
چکیده: 

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 80

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 1 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources
اطلاعات دوره: 
  • سال: 

    1398
  • دوره: 

    49
  • شماره: 

    2 (پیاپی 88)
  • صفحات: 

    601-612
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    853
  • دانلود: 

    306
چکیده: 

امروزه اشتراک اطلاعات در سیستم های مخابراتی و کامپیوترها نیازمند امنیت بسیار بالایی است. در این میان، حملات کانال جانبی همواره به عنوان یکی از چالش های امنیتی در رمزنگاری سیستم ها می باشد، که برای حمله به ادوات رمزنگاری ازجمله کارت های هوشمند بکار می رود. در این مقاله هدف ارائه طرح جدیدی برای مقاوم سازی الگوریتم های رمزنگاری است که به صورت سخت افزاری در FPGA پیاده شده است. اساس این طرح استفاده از حلقه فاز قفل شده PLL در الگوریتم های رمزنگاری AES می باشد که با به هم زدن میزان توان مصرفی و زمان های اجرای بخش های مختلف الگوریتم، مقاومت الگوریتم های رمزنگاری را در برابر حملات توان بالا می برد. این روش از دو تکنیک masking و hiding برای حفاظت کلید خصوصی رمزنگاری استفاده می کند، طرح پیشنهادی در تکنولوژی TSMC 65nm شبیه سازی شده و موفقیت قابل توجه نشان داده است، به طوری که توانسته است در رمزنگاری AES با هزینه سربار 13% در فضای اشغالی CMOS و افزایش 15 درصدی توان مصرفی، تنها فرکانس کاری را به اندازه 2% کم کرده و امکان به دست آوردن کلید صحیح برای حمله کننده را بسیار سخت نماید. همچنین، روش پیشنهادی بر روی FPGA پیاده سازی شده است و نتایج رضایت بخشی بر روی تعداد قابل قبولی از نمودار توان به دست آمده است.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 853

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 306 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
اطلاعات دوره: 
  • سال: 

    1397
  • دوره: 

    11
  • شماره: 

    1
  • صفحات: 

    47-55
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    738
  • دانلود: 

    0
چکیده: 

متن کامل این مقاله به زبان انگلیسی می باشد. لطفا برای مشاهده متن کامل مقاله به بخش انگلیسی مراجعه فرمایید.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 738

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
اطلاعات دوره: 
  • سال: 

    1382
  • دوره: 

    9
تعامل: 
  • بازدید: 

    2059
  • دانلود: 

    864
چکیده: 

در این مقاله به بررسی نحوه پیاده سازی الگوریتم chain code بر روی FPGA می پردازیم. الگوریتم chaincode یکی از الگوریتم های کد کردن تصویر می باشد که برای کد کردن لبه های یک شیء در تصویر استفاده می شود همچنین این الگوریتم می تواند عرض، ارتفاع، محیط و مساحت شیء را نیز به دست آورد. این الگوریتم در پردازش تصویر و شناسایی و مقایسه شیء ها و الگوها با هم کاربرد بسیاری دارد. در این پروژه ابتدا الگوریتم chain code با استفاده از VHDL که زبان توصیف سخت افزار می باشد، شبیه سازی شده و سپس برنامه نوشته شده به زبان VHDL بر روی مدل Spartan-II از FPGA های شرکت Xilinx پیاده سازی می شود.پردازنده مذکور قابلیت تولید chain code را برای یک تصویر با ابعاد حداکثر 256*256 پیکسل سیاه و سفید دارا می باشد که البته در صورت نیاز این ابعاد قابل گسترش می باشند. همچنین این پردازنده، طول، عرض، محیط و مساحت شیء موجود در تصویر را نیز علاوه بر تولید کد به دست می آورد.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 2059

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 864
اطلاعات دوره: 
  • سال: 

    2016
  • دوره: 

    2
تعامل: 
  • بازدید: 

    349
  • دانلود: 

    0
چکیده: 

PERMANENT MAGNET SYNCHRONOUS MOTOR (PMSM) HAS GAINED MORE INTEREST RECENTLY IN INDUSTRIAL APPLICATIONS. DIGITAL HARDWARE SOLUTIONS SUCH AS FIELD PROGRAMMABLE GATE ARRAYS (FPGAS) ARE THE MOST PREFERRED METHODS FOR CONTROLLING PMSM DRIVERS. THIS PAPER PRESENTS AN IMPLEMENTATION OF A CURRENT CONTROL SYSTEM FOR PMSM BASED ON FPGA. ENCODER-BASED SPEED AND POSITION DETECTION METHOD HAS BEEN USED IN PROPOSED HARDWARE. THE WHOLE SYSTEM HAS BEEN MODELED AND SIMULATED IN SYSTEM LEVEL USING MATLAB/SIMULINK. HARDWARE ARCHITECTURE FOR ALL COMPUTATIONAL BLOCKS IS IMPLEMENTED USING VERILOG HDL. THE HARDWARE ARCHITECTURE HAS BEEN SUCCESSFULLY SYNTHESIZED AND IMPLEMENTED ON ALTERA CYCLONE II FPGA. PROPOSED SYSTEM ARCHITECTURE AND COMPUTATIONAL BLOCKS ARE DESCRIBED AND SYSTEM LEVEL AND RTL SIMULATION RESULTS ARE PRESENTED. SIMULATION RESULTS SHOW THAT THE TOTAL COMPUTATION CYCLE TIME OF IMPLEMENTED SYSTEM ON ALTERA CYCLONE II FPGA IS 456NS.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 349

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0
litScript
telegram sharing button
whatsapp sharing button
linkedin sharing button
twitter sharing button
email sharing button
email sharing button
email sharing button
sharethis sharing button