مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

نسخه انگلیسی

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

video

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

sound

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

نسخه انگلیسی

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید:

1,358
مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

دانلود:

632
مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

استناد:

اطلاعات مقاله نشریه

عنوان

آنالیز و گسترش مدل فشرده زمان تاخیر انتشار گیت های NAND فناوری CMOS نانومتری در مقابل تغییرات آماری فرآیند ساخت

صفحات

 صفحه شروع 285 | صفحه پایان 292

چکیده

 با کوچک شدن ابعاد ترانزیستور در مقیاس نانومتری, پارامترهای الکتریکی ترانزیستور دچار تغییرات آماری یا تصادفی می شوند و از طرفی تخمین دقیق تغییرات این پارامترها توسط شبیه سازهای اتمیستیک بسیار وقت گیر و هزینه بر است. در این مقاله برای اولین بار از مدل های تحلیلی جهت بررسی تاثیر تغییرات آماری فرایند ساخت بر پارامتر تاخیر انتشار یک گیت NAND در فناوری 35 نانومتری CMOS استفاده شده است. به عبارت دیگر با انتخاب دسته مناسبی از پارامترهای مدل تحلیلی, اثر تغییرات آماری بر روی زمان تاخیر انتشار, مورد مدل سازی و گسترش قرار گرفته است. همچنین مدل تحلیلی مورد استفاده در برابر تغییرات آماری فرایند ساخت صحت سنجی شده و با شبیه سازی های دقیق اتمیستیک مقایسه گردیده است. اگرچه مقادیر میانگین تاخیر انتشار در اثر انتخاب دسته پارامترهای آماری مختلف, حداکثر خطای %8.7 را در مقایسه با شبیه سازی های دقیق اتمیستیک ایجاد می نماید اما با اعمال رهیافت پیشنهادی می توان تا دقت %3.4, انحراف معیار زمان تاخیر انتشار را در مقایسه با مدل اتمیستیک پیش بینی کرد. همچنین با بازتولید نرمال پارامترها, خطای انحراف معیار به %9.9 می رسد که در نهایت با پیشنهاد الگوریتم بازتولید نرمال پارامترها با لحاظ ضریب همبستگی, خطای انحراف معیار به %1.6 کاهش می یابد.

استنادها

  • ثبت نشده است.
  • ارجاعات

    استناددهی

    APA: کپی

    جوی پا، حامد، و دیدبان، داریوش. (1396). آنالیز و گسترش مدل فشرده زمان تاخیر انتشار گیت های NAND فناوری CMOS نانومتری در مقابل تغییرات آماری فرآیند ساخت. مهندسی برق و مهندسی کامپیوتر ایران - الف مهندسی برق، 15(4)، 285-292. SID. https://sid.ir/paper/228113/fa

    Vancouver: کپی

    جوی پا حامد، دیدبان داریوش. آنالیز و گسترش مدل فشرده زمان تاخیر انتشار گیت های NAND فناوری CMOS نانومتری در مقابل تغییرات آماری فرآیند ساخت. مهندسی برق و مهندسی کامپیوتر ایران - الف مهندسی برق[Internet]. 1396؛15(4):285-292. Available from: https://sid.ir/paper/228113/fa

    IEEE: کپی

    حامد جوی پا، و داریوش دیدبان، “آنالیز و گسترش مدل فشرده زمان تاخیر انتشار گیت های NAND فناوری CMOS نانومتری در مقابل تغییرات آماری فرآیند ساخت،” مهندسی برق و مهندسی کامپیوتر ایران - الف مهندسی برق، vol. 15، no. 4، pp. 285–292، 1396، [Online]. Available: https://sid.ir/paper/228113/fa

    مقالات مرتبط نشریه ای

    مقالات مرتبط همایشی

  • ثبت نشده است.
  • طرح های مرتبط

  • ثبت نشده است.
  • کارگاه های پیشنهادی






    بازگشت به بالا
    telegram sharing button
    whatsapp sharing button
    linkedin sharing button
    twitter sharing button
    email sharing button
    email sharing button
    email sharing button
    sharethis sharing button