مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

نسخه انگلیسی

Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

video

Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

sound

Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

نسخه انگلیسی

Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید:

499
Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

دانلود:

476
Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

استناد:

اطلاعات مقاله نشریه

عنوان

طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال

صفحات

 صفحه شروع 25 | صفحه پایان 34

چکیده

 مدارات محاسباتی, از جمله جمع گرها به عنوان زیر ساخت مهمی برای طراحی بسیاری از کاربردها نظیر فیلترهای تطبیقی, مدولاتورها, کنترلرهای منطق فازی به کار می آیند, مداراتی که در بسیاری از صنایع از جمله ارتباطات راه دور, صنایع مخابراتی, صنایع نظامی و انتظامی و صنایع پزشکی مورد استفاده قرار می گیرند. داشتن یک طراحی ایده آل و بهینه به منظور افزایش سرعت عملکرد و کاهش توان مصرفی و سطح گیت اشغالی می تواند در جهت رشد و پیشرفت صنایع از اهمیت بالایی برخوردار باشد. در این مقاله با هدف افزایش سرعت و کاهش فضای اشغالی بر روی تراشه, طراحی جدیدی برای جمع کننده کامل تک بیتی پیشنهاد شده است, مدار پیشنهادی حداکثر با استفاده از 10 ترانزیستور در تکنولوژی CMOS 0. 18 μ m, پیاده سازی شده است. این طراحی در مقایسه با طراحی های استاندارد دارای سرعت بالاتر و توان مصرفی کمتری می باشد. نکته ای که در این طراحی مورد توجه قرار گرفته است حذف تمام گیت های NOT از مسیر بحرانی است که باعث افزایش سرعت پیاده سازی می شود, در این روش تعداد و ظرفیت خازن های داخلی کاهش می یابد علاوه بر آن حذف جریان اتصال کوتاه باعث کاهش مصرف توان می شود. نتایج شبیه سازی در مقایسه با پیاده سازی های اخیر برتری های آن را نشان می دهد. در این مقاله از ولتاژ تغذیه 8/1 ولت, دما 27 درجه سانتی گراد و گوشه ها به طور پیش فرض TT استفاده شده است. نرم افزار مورد استفاده در این مقاله Cadence IC Design می باشد که صرفه جویی در مصرف انرژی را تا میزان 9% نشان می دهد.

استنادها

  • ثبت نشده است.
  • ارجاعات

  • ثبت نشده است.
  • استناددهی

    APA: کپی

    کمرزرین، مریم، و گل مکانی، عباس. (1399). طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال. فناوری اطلاعات و ارتباطات انتظامی، 1(1 )، 25-34. SID. https://sid.ir/paper/383463/fa

    Vancouver: کپی

    کمرزرین مریم، گل مکانی عباس. طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال. فناوری اطلاعات و ارتباطات انتظامی[Internet]. 1399؛1(1 ):25-34. Available from: https://sid.ir/paper/383463/fa

    IEEE: کپی

    مریم کمرزرین، و عباس گل مکانی، “طراحی جدید برای جمع کننده کامل تک بیتی با سرعت بالا و حجم و توان مصرفی پایین در پردازنده های سیگنال دیجیتال،” فناوری اطلاعات و ارتباطات انتظامی، vol. 1، no. 1 ، pp. 25–34، 1399، [Online]. Available: https://sid.ir/paper/383463/fa

    مقالات مرتبط نشریه ای

    مقالات مرتبط همایشی

  • ثبت نشده است.
  • طرح های مرتبط

  • ثبت نشده است.
  • کارگاه های پیشنهادی






    بازگشت به بالا
    telegram sharing button
    whatsapp sharing button
    linkedin sharing button
    twitter sharing button
    email sharing button
    email sharing button
    email sharing button
    sharethis sharing button